单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,*,一、实验目的,1理解数字锁相环路法本振频率合成的原理。,2了解锁相环的捕捉带与同步带及其工作过程。,3掌握锁相环路法频率合成的方法。,二、实验内容,1测量频率合成器输出频率与分频比的关系,2测量频率锁定范围,3调测频率合成器输出波形,三、实验原理,本实验的本振频率合成是间接合成制除法降频,是在移动电台中广泛采用的一种频率合成方式。它的原理是:应用数字逻辑电路把,VCO,频率一次或多次降低至鉴相器频率上,再与参考频率在鉴相电路中进行比较,所产生的误差信号用来控制,VCO,的频率,使之定在参考频率的稳定度上。本实验中送进鉴相器里的频率是,5KHz,,它是由,MC145151,2,对外部,10.240 MHz,晶振进行,2048,分频得到的,这样我们要合成,16.455MHz,本振的频率则,N,应取,3291,。其原理框图见图,VCO,N,PD,参考,分频,晶振,移相,网络,可变分频比,N016384,2048,10.240 MHz,5KHz,可变分频、鉴相、参考分频都集成在,MC145151-2,里面,,VCO,在,74HC4046,上。拨动,S10,、,S11,拨码开关的各位可以改变分频比,分频比,N,是由,14,位,2,进制数表示的,,S10,的,1,是最低位,,S11,的,6,是最高位,,N=3291,对应的,14,位二进制数是。,VCO,的输出频率等于,N,乘以,5KHz,,拨动拨码开关的各位就改变了分频比,N,,也就改变了,VCO,输出的本振频率。,VR18,决定了,VCO,的最高输出频率,要使,VCO,输出频率能达到,16.455MHz,,,VR18,应足够小,也就是说,N,定好后,顺时针调节,VR18,可调高输出频率。,VR20,是移相网络的关键电阻,当,VCO,输出的本振波形不清晰时,调节,VR20,阻值的大小可使波形清晰而没有重叠和抖动。,VR21,是控制,VCO,输出到下一级的本振电压大小的,逆时针调节,VR21,可以减小输出本振电压。,四、实验步骤,1,将该模块中开关,S12,拨向左端“,ON”,,即接通该模块中的,+5V,电源。,2,拨动拨码开关,S10,和,S11,,将,N,置为,3291,(,00001100 11011011,),3,将频率计接到,J58,(,PLHC.OVT,)处,测试其频率,如频率比,16.455MHz,小则将,VR18,顺时针调,直到等于,16.455MHz,为止,反之亦然。,4,用示波器观察输出波形,如不清晰则调节,VR20,的阻值,直到清晰为止。若此时测量不到频率,可适当调整电位器,VR21,,改变输出信号幅度大小。,5,改变分频比,N,,重复以上步骤可以得到不同的本振频率。,6将频率计接到J58处,用万用表测量74H4046上11脚的直流电压,调整电位器VR18,观察频率计上频率变化,记录直流电压变化范围。,五、实验报告要求,1,写出频率合成器实验的基本原理,2,整理实验数据填于表中,分析实测波形和频率锁定的电压范围,