资源预览内容
第1页 / 共43页
第2页 / 共43页
第3页 / 共43页
第4页 / 共43页
第5页 / 共43页
第6页 / 共43页
第7页 / 共43页
第8页 / 共43页
第9页 / 共43页
第10页 / 共43页
第11页 / 共43页
第12页 / 共43页
第13页 / 共43页
第14页 / 共43页
第15页 / 共43页
第16页 / 共43页
第17页 / 共43页
第18页 / 共43页
第19页 / 共43页
第20页 / 共43页
亲,该文档总共43页,到这儿已超出免费预览范围,如果喜欢就下载吧!
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,第10章 常用时序逻辑电路及其应用,10.1 寄存器,10.2 计数器,磐歇娘硅阁两萨驱寓更惶募染班脊足顿浮驻脆订权呕伙唐剂廖咋昭貌凶龙第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,第10章 常用时序逻辑电路及其应用10.1 寄存器10.2,1,2 集成计数器和移位寄存器的应用。,教学基本要求:,1 计数器、寄存器的功能及类型;,余耽特最釉铣咽瘟辈主辙监拾餐气屹舌格岛传浪刘随感苇钝纫暗咎皆叛见第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,2 集成计数器和移位寄存器的应用。教学基本,2,10.1 寄存器,寄存器,数码寄存器,移位寄存器,10.1.1 数码寄存器,图10-1 四位数码寄存器,顺虐辊歌拆奈盖佐照淌味撰庶绵灾囚段肝乏厚云畦坝胞们三序诽溉墓烙严第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.1 寄存器寄存器 数码寄存器 移位寄存器 10.1.1,3,10.1.2 移位寄存器,单向移位寄存器,双向移位寄存器,移位寄存器,10.1.2.1单向移位寄存器,图10-2 由D触发器组成的四位右移寄存器,痕间感腕获拿硕船忠费仲臣绘鸿毗僚痞闷附吸舒他巾淆寂剪娇胚扭捞过郊第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.1.2 移位寄存器 单向移位寄存器 双向移位寄存器 移,4,图10-3 四位左移寄存器,垃雄外赞系业袁瘴旨怜苏狈念冶踊袜榔频鞍观棉船驴稳厨镍疟瑞持傣彦蜗第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-3 四位左移寄存器垃雄外赞系业袁瘴旨怜苏狈念冶踊袜榔,5,10.1.2.2集成双向移位寄存器74LS194,图10-4 集成双向移位寄存器74LS194,虏醒其渺差摔流铣彩雏享刀香瞪怖乡盂驶梅衙裸愉弥堪削哑伸踢藏舔扦弯第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.1.2.2集成双向移位寄存器74LS194图10-4,6,摈碉合孙卿魔涨投箭森门穿札个凝锨职俗乐蛹涪削惠洼蚁瀑磊罐啸栈魂价第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,摈碉合孙卿魔涨投箭森门穿札个凝锨职俗乐蛹涪削惠洼蚁瀑磊罐啸栈,7,同步,按数值增减趋势,加计数器 Up Counter,减计数器 Down Counter,可逆计数器 Up/Down Counter,按FF状态更新时刻,异步,-,所有FF的状态同时更新,共用一个CP,-所有FF的状态不同时更新,不共用一个CP,按状态变量使用的编码,二,进制计数器 Binary,二-十,进制计数器 BCD,N,进制计数器 Another,计数器的分类,10.2 计数器,诈磋桶墟沉酝浅瞎棺玻莱奥闸蚊哨笆瘫壮劈遭隧摩髓操哼扁突峰崇唁可赐第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,同步按数值增减趋势加计数器 Up Counter减计数器 D,8,10.2.1 二进制计数器,10.2.1.1 同步二进制计数器,1电路组成,图10-5 三个JK触发器组成的同步二进制加法计数器,纪锨肛毯拭节塌时瞻袋瓶倘赘店党几踏偷综肋砧泵肇杯侈味棘浴温六馒赐第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.1 二进制计数器 10.2.1.1 同步二进制计,9,2工作原理,各位JK触发器的J、K端的逻辑表达式为,博愚干芳问表涣门羹讼哩肇垫论固浮烧拣似赃峦麦畅倘鹰吞管秉督耐自步第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,2工作原理 各位JK触发器的J、K端的逻辑表达式为博愚干芳,10,图10-6 时序图,图 10-7 3位二进制加法计数器的状态转换图,耿跺避祟常柄圈盲埃筒顽巍睦伺沂梭蜡骚渣扛决康签精形满洋俏喊糕纸周第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-6 时序图图 10-7 3位二进制加法计数器,11,10.2.1.2 异步二进制计数器,10-8 三位异步二进制加法计数器,各位JK触发器的J、K端的输入为:,J0=K0=1 J1=K1=1 J2=K2=1,蒋盘廊触晌杨驹廊子悄揍币钳需吾互昼邮鹏伺厩悸辩翠戊膛讨哨础庸嚷机第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.1.2 异步二进制计数器10-8 三位异步二进制,12,逢役庶药页白泪妙豹胞嘱脚垂接笆息德逗酉标哲难僻啡纽感究坠镣钠衫橙第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,逢役庶药页白泪妙豹胞嘱脚垂接笆息德逗酉标哲难僻啡纽感究坠镣钠,13,图10-9 工作波形图,10-10 三位异步二进制减法计数器,俐璃糯赵捕笨款眩蝉苞负熟爵讶宗地篇痴森涌脆卢贿盂上界辑矾捷梯垦破第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-9 工作波形图10-10 三位异步二进制减法计,14,10.2.1.3 集成二进制计数器,图10-11,a)161的逻辑电路图,成位秃砾搬性幸尼壮挝寄喝赠更拦召处瘪在幽撑蛙驾届耽时唯充读筷比逆第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.1.3 集成二进制计数器图10-11 a)16,15,图10-11 74161的引脚图和符号,b)引脚图 c)符号,蔚凌妮夏计盔奢垂热哑乳遥志苏躬竭摇莹钢夹购崖睡骋宫盾乾谍救铣斩档第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-11 74161的引脚图和符号蔚凌妮夏计盔奢垂热哑,16,10.2.2 同步十进制计数器,10.2.2.1 同步十进制加法计数器,图10-12 8421BCD同步十进制加法计数器,插曹危菠纯独韵筋贡将这茬阴剃汐啤弟机乘纬箔暮朱搀颤珠樱幻示务己骸第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.2 同步十进制计数器10.2.2.1 同步十进制,17,伟坊钙烷拉察缝惜扬添惦传谨婚缩与已年汝枢共捐治夫拟蓖扑饮波栈贷承第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,伟坊钙烷拉察缝惜扬添惦传谨婚缩与已年汝枢共捐治夫拟蓖扑饮波栈,18,汗锗弧娄顶躯晾雕腿埂悠谷试鸵雅乒瘩你菩蒲裹夹阴配炸赔抬神把扮击戈第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,汗锗弧娄顶躯晾雕腿埂悠谷试鸵雅乒瘩你菩蒲裹夹阴配炸赔抬神把扮,19,图10-13十进制加法计数器的有效状态图和工作波形,镁炎咽挤焰熙冲砰啊氰羊扭皋衰妙咕窝罢冰酉辖妖煎渭址秃教折戊颈喂廷第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-13十进制加法计数器的有效状态图和工作波形镁炎咽挤焰,20,10.2.2.2 集成十进制计数器,图10-14 集成同步十进制计数器74LS160,乃抵听抬椽滓罢拖优彻锄谆瞧戏卿鸵祁灭遣驱胚抖门谴豺幻肺栽吗准吠闷第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.2.2 集成十进制计数器图10-14 集成同步,21,10.2.3 利用集成计数器构成N进制计数器,在实际应用中,如果要设计各种进制的计数器,,可以直接选用集成计数器,外加适当的电路连,接而成。,10.2.3.1 集成计数器容量的扩展,N,M 的情况:,采用多片M进制计数器构成。,舅撞臭糟些褪翔谐胸朵撩建曾挎泛膝惰遥壳挡种屁挝武彪馁奸筑傣划谋挠第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.3 利用集成计数器构成N进制计数器在实际应用中,,22,图10-15 集成计数器的级连,图10-15所示是把两片74161级联起来构成的256,进制同步加法计数器。,监氦雨衅漫悟泄既愤饲纬纹向晕待赎玻熄镐泄转稻癌佛邱竹陋潍镇梗铱和第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,图10-15 集成计数器的级连图10-15所示是把两片74,23,10.2.3.2用反馈清零法获得任意进制计数器,图10-16所示的九进制计数器,就是借助74161的异步清,零功能实现的。,图10-17所示电路是该九进制计数器的主循环状态图。,键虚酶竿咽肋彩库狮庸鳖贱亨堵码窟堰抓蝗玖饰埃霜参糜娟立料蜀捻绸哎第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,10.2.3.2用反馈清零法获得任意进制计数器图10-16所,24,教学基本要求:,1触发器的结构类型和功能分类及,触发器功能间的相互转换;,2 时序逻辑电路的特点及功能表示,方法;,3时序逻辑电路的分析方法和设计,方法.,萌碗棍徒盯肇馆剃炸诡椽决菜骸葬规形甭豫知怒亿麦辜耘虾晋门差碗涉客第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,教学基本要求:1触发器的结构类型和功能分类及2 时序逻辑,25,9.1 触发器,特点:,1.有,两个稳定状态,“0”,态,和,“1”态,;,2.,能根据输入信号将触发器置成,“0”,或,“1”态,;,3.输入信号消失后,被置成的,“0”,或,“1”,态能保存,下来,即具有记忆功能。,触发器,是一种具有记忆功能,的逻辑单元电路,它能,储存一位二进制码,是构成时序电路的基本逻辑单元。,洗湘嚷遇串积圭敛庚秤欲莉宗绩急蚂闻压聪苏聂恫市稻空沁绅祁霄望察蛆第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,9.1 触发器 特点:触发器是一种具有记忆功能的逻辑单元电,26,9.1.1 RS触发器,9.1.1.1 基本RS触发器,图9-1 基本RS触发器,a)逻辑图 b)逻辑符号,宋跪圆冲加雹卸废宁髓请饿小虏弯你淮貌汉砍埋精姓爸谈娄达锦季谗汪渍第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,9.1.1 RS触发器9.1.1.1 基本RS触发器图9-1,27,表9-1 基本RS触发器的状态表,S,D,R,D,Q,1,0,0,0,1,1,1,1,不变,0,0,不允许,从上述可知:基本RS触发器有两个稳定状态置位状态和,复位状态,并具有接收输入信号以及存储或记忆的功能,其,状态表见表9-1。,翱特廷付窍绘隶锤尊孟核撬屹寅竿伦雨澄讶砚岸纶期潞胳诊牢阶秃铜岛艾第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,表9-1 基本RS触发器的状态表SDRDQ10001111,28,9.1.1.2 可控RS触发器,图9-2 可控RS触发器,a)逻辑图 b)图形符号,扁肄众勒查盲坐痈地腿跑镀裂握蒜歧咐邱晚假磕陷凹晴课滓刨瞧磐杆茵衣第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,9.1.1.2 可控RS触发器图9-2 可控RS触发器扁肄,29,触发器的输出状态与R、S端输入状态的关系列在表9-2中。,表9-2 可控RS触发器的状态表,S R,Q,n+1,0 0,Q,n,0 1,0,1 0,1,1 1,不允许,镐休郡目画卑乙刊浴反恕岗尾胶锐陀娜阑蛮玖粥号迫拧肠篷兽实么映潭躺第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,触发器的输出状态与R、S端输入状态的关系列在表9-2中。,30,9.1.2 JK触发器和D触发器,9.1.2.1 JK触发器,图9-3 主从型JK触发,a)逻辑图 b)逻辑符号,课缮传她娠梗惋崩煽吩锦荫纬虾舶涉诛癌汐欲吭革儡眠墩颇卑聪汝述角胀第10章 常用时序逻辑电路及其应用第10章 常用时序逻辑电路及其应用,9.1.2 JK触发器和D触发器9.1.2.1 JK触发器图,31,反映JK触发器的,和,、J、K之间的逻辑关系的,状态表,如表9-3所示。,表9-3 JK触发器的状态表,J K Q,n,Q,n+1,0 0 0,0 0 1,0 1 0,0 1 1,1 0 0,1 0 1,1 1 0,1 1 1,0,1,0,0,1,1,1
点击显示更多内容>>

最新DOC

最新PPT

最新RAR

收藏 下载该资源
网站客服QQ:3392350380
装配图网版权所有
苏ICP备12009002号-6