资源预览内容
第1页 / 共86页
第2页 / 共86页
第3页 / 共86页
第4页 / 共86页
第5页 / 共86页
第6页 / 共86页
第7页 / 共86页
第8页 / 共86页
第9页 / 共86页
第10页 / 共86页
第11页 / 共86页
第12页 / 共86页
第13页 / 共86页
第14页 / 共86页
第15页 / 共86页
第16页 / 共86页
第17页 / 共86页
第18页 / 共86页
第19页 / 共86页
第20页 / 共86页
亲,该文档总共86页,到这儿已超出免费预览范围,如果喜欢就下载吧!
点击查看更多>>
资源描述
-精品-,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,-精品-,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,第五章 触发器,概述,5.1 SR,锁存器,5.2,电平触发的触发器,5.3,脉冲触发的触发器,5.4,边沿触发的触发器,5.5,触发器的逻辑功能及其描述方法,-精品-,第五章 触发器 概述5.1 SR锁存器5.3,概述,触发器,是构成时序逻辑电路的基本单元电路,。,触发器具有记忆功能,能存储一位二进制数码。,触发器有二个基本特性:,一定条件下,触发器可维持两种稳定状态(,0,、,1,)一保持不变;分别用来表示逻辑,0,和逻辑,1,;,在适当的外加输入信号(,外触发,)作用下,可从一种状态翻转到另一种状态;在输入信号取消后,能将获得的新状态保存下来。,-精品-,概述触发器是构成时序逻辑电路的基本单元电路。触发器具有记忆,触发器的分类:,按触发方式可分为,电平触发,边沿触发,脉冲触发,-精品-,触发器的分类:按触发方式可分为电平触发边沿触发脉冲触发-,触发器的分类:,按逻辑功能可分为,RS,触发器,T,和,T,触发器,JK,触发器,D,触发器,-精品-,触发器的分类:按逻辑功能可分为RS触发器T和T触发器JK,1.,由或非门组成的,SR,锁存器,5.1 SR,锁存器,2.,由与非门组成的,SR,锁存器,-精品-,1.由或非门组成的SR锁存器5.1 SR锁存器2.由与非门组,一、电路结构与工作原理,两互补输出端,两输入端,&,Q,Q,.,G1,&,.,G2,S,R,正常情况下,,两输出端的状态,保持相反。通常,以,Q,端的逻辑电,平表示触发器的,状态,即,Q,=1,,,Q,=0,时,称为,“,1,”,态;反之为,“,0,”,态。,反馈线,-精品-,一、电路结构与工作原理两互补输出端两输入端&QQ.G1&.G,1,0,0,1,设触发器原态为“1”态。,翻转为“0”态,S,=,1,,,R,=,0,1,0,1,0,Q,Q,.,G1,&,.,&,G2,S,R,(1),触发器输出与输入的逻辑关系,-精品-,1001设触发器原态为“1”态。翻转为“0”态 S,设原态为“0”态,1,0,0,1,1,1,0,触发器保持“0”态不变,复位端,0,结论: 不论,触发器原来,为何种状态,,当,S,=1,,R,=0,时,,,将使,触发器,置“0”,或称,为,复位,。,Q,Q,.,G1,&,.,&,G2,S,R,-精品-,设原态为“0”态1001110触发器保持“0”态不变复位端0,0,1,设原态为“0”态,0,1,1,1,0,0,翻转为“1”态,S,=,0,,,R,=,1,Q,Q,.,G1,&,.,&,G2,S,R,(2),-精品-,01设原态为“0”态011100翻转为“1”态 S,设原态为“1”态,0,1,1,0,0,0,1,触发器保持“1”态不变,置位端,1,结论: 不论,触发器原来,为何种状态,,当,S,=0,,R,=1,时,,,将使,触发器,置“1”,或称,为,置位,。,Q,Q,.,G1,&,.,&,G2,S,R,-精品-,设原态为“1”态0110001触发器保持“1”态不变置位端1,1,1,设原态为“0”态,0,1,0,0,1,1,保持为“0”态,S,=,1,,,R,=,1,Q,Q,.,G1,&,.,&,G2,S,R,(3),-精品-,11设原态为“0”态010011保持为“0”态 S,设原态为“1”态,1,1,1,0,0,0,1,触发器保持“1”态不变,1,当,S,=1,,R,=1,时,,,触发器保持,原来的状态,,即,触发器具,有保持、记,忆功能,。,Q,Q,.,G1,&,.,&,G2,S,R,-精品-,设原态为“1”态1110001触发器保持“1”态不变1 当,1,1,0,0,1,1,1,1,1,1,1,0,若,G,1,先翻转,则触发器为“0”态,“1”态,S,=,0,,,R,=,0,当信号,S,=,R,= 0,同时变为1,时,由于与非门的翻转时间不可能完全相同,触发器状态可能是,“1”,态,也可能是,“0”,态,不能根据输入信号确定。,Q,Q,.,G1,&,.,&,G2,S,R,1,0,若先翻转,(4),-精品-,110011111110若G1先翻转,则触发器为“0”态“1,与非门组成的基本,RS,锁存器的特性表,触发器置,1,触发器置,0,1,1,0,0,-精品-,与非门组成的基本 RS 锁存器的特性表 触发器置1触发器置0,基本,RS,锁存器,真值表,逻辑符号,Q,Q,S,R,S,R,Q,n+1,1 0 0 置0,0 1 1 置1,1 1 不变 保持,0 0 同时变 1后不确定,功能,低电平有效,-精品-,基本 RS 锁存器真值表逻辑符号QQS R S R Qn+1,或非门组成的基本,RS,锁存器的特性表,置,1,置,0,-精品-,或非门组成的基本RS 锁存器的特性表 置1置0-精品-,注意,正常工作时应遵守,S,R,=0,的约束条件,即不应加以,S,=,R,=0,的输入信号。,-精品-,注意-精品-,二、动作特点:,R,(Reset Direct)-,直接置“0”端,(复位端),S,(Set Direct)-,直接置“1”端,(置位端),在基本,RS 锁存器,中,因输入信号直接加在输出门上,所以输入信号在,全部作用时间,里,都能直接改变输出端,Q,和,Q,的状态。,-精品-,二、动作特点:R (Reset Direct)-直接置“0,例,1,:,画出基本,RS 锁存器,的输出波形,-精品-,例1:画出基本 RS 锁存器的输出波形-精品-,5.2,电平触发的触发器,一、电路结构与工作原理,带异步置,1,、置,0,输入端的电平触发,SR,触发器,S,D,,,R,D,用于预置触发器的初始状态,,工作过程中应处于,高电平,,对电路工作状态无影响。,-精品-,5.2 电平触发的触发器一、电路结构与工作原理带异步置1、,基本,SR,锁存器,&,G,4,S,R,&,G,3,CP,.,&,G,1,&,G,2,.,S,D,R,D,Q,Q,时钟脉冲,一、电路结构与工作原理,S,D,,,R,D,用于预置触发器的初始状态,,工作过程中应处于,高电平,,对电路工作状态无影响。,1,1,S,D,R,D,-精品-,基本SR锁存器&G4SR&G3CP.&G1&G2.SDRDQ,当,CP,=0,时,0,1,1,R,,,S,输入状态,不起作用。,触发器状态不变,.,&,G,1,&,G,2,.,S,D,R,D,Q,Q,&,G,4,S,R,&,G,3,CP,被封锁,被封锁,注意:用,S,D,,,R,D,将触发器置位或复位时,,应在,CP,=0,时,进行。,1,1,-精品-,当CP=0时011 R,S 输入状态.&G1&G2.SDR,当,C,P= 1,时,1,打开,1,1,打开,.,&,G,1,&,G,2,.,S,D,R,D,Q,Q,&,G,4,S,R,&,G,3,CP,触发器的,翻转时刻,受,CP,控制(,CP,高电平时翻转,),,,而,触发器的状态,由,R,,,S,的状态,决定。,-精品-,当 CP= 1 时1打开11打开.&G1&G2.SDRDQQ,当,CP,= 1,时,1,打开,(1),S,=0,R,=0,0,0,1,1,触发器保持原态,触发器状态由,R,,,S,输入状态决定。,1,1,打开,.,&,G1,&,G2,.,S,D,R,D,Q,Q,&,G4,S,R,&,G3,CP,-精品-,当 CP = 1 时1打开(1) S=0, R=00011触,1,1,0,1,0,1,0,(2),S,= 0,R,= 1,触发器置“0”,(3),S,=1,R,= 0,触发器置“1”,1,1,.,&,G1,&,G2,.,S,D,R,D,Q,Q,&,G4,S,R,&,G3,CP,-精品-,1101010(2) S = 0, R= 1触发器置“0”,1,1,1,0,0,1,1,1,1,0,若先翻,若先翻,Q,=1,Q,=0,1,1,(4),S,=1,R,= 1,当时钟由 1变 0 后,触发器状态不定,1,1,.,&,G1,&,G2,.,S,D,R,D,Q,Q,&,G4,S,R,&,G3,CP,-精品-,1110011110若先翻若先翻Q=1Q=011(4) S,电平触发,SR,触发器特性表,-精品-,电平触发SR触发器特性表-精品-,电平触发,SR,触发器真值表,Q,n,时钟到来前触发器的状态,Q,n+1,时钟到来后触发器的状态,-精品-,电平触发SR触发器真值表Qn时钟到来前触发器的状态Qn+1,二、动作特点:,1.,在,CP,=0,期间,,G3,、,G4,被封锁,,触发器状态不变,。,2.,在,CP,=1,的全部时间里,R,和,S,的变化都将引起触发器的,输出状态,的变化。,CP,=1,期间内若输入信号,多次发生变化,,则触发器的输出状态也会发生,多次翻转,。,存在问题,触发方式:电平触发方式,-精品-,二、动作特点:1.在CP=0期间,G3、G4被封锁,触发器状,例,1,:,画出电平触发,SR,触发器的输出波形。,R,S,CP,不定,不定,真值表,CP,高电平时触发器状态由,R,、,S,确定,Q,Q,0,1,0 0,S,R,0 1,0,1 0,1,1 1,不定,Q,n+1,Q,n,-精品-,例1:画出电平触发SR 触发器的输出波形。RSCP不定不定真,例,2,:画出电平触发,SR,触发器的输出波形。设触发器的初态为,Q=0,。,0 0,S,R,0 1,0,1 0,1,1 1,不定,Q,n+1,Q,n,-精品-,例2:画出电平触发SR触发器的输出波形。设触发器的初态为Q=,三、电平触发的,D,触发器,D,CLK,D,CLK,1D,C1,Q,Q,-精品-,三、电平触发的D触发器DCLKDCLK1DC1QQ-精品-,利用,COMS,传输门组成的电平触发,D,触发器,-精品-,利用COMS传输门组成的电平触发D触发器-精品-,D,CLK,Q,Q,例:电平触发,D,触发器的,CLK,和输出端,D,的电压波形如图所示,画出,Q,和,Q,的电压波形。,-精品-,DCLKQQ例:电平触发D触发器的CLK和输出端D的电压波形,5.4,脉冲触发的触发器,一、电路结构与工作原理,1.,主从,SR,触发器,逻辑符号,CP,Q,S,R,Q,CI,1S,1R,-精品-,5.4 脉冲触发的触发器一、电路结构与工作原理1. 主从SR,从触发器,主触发器,CP,CP,1,互补时钟控制主、从触发器不能同时翻转,R,S,CI,F,从,Q,Q,Q,CI,F,主,S,R,1,),电路结构,-精品-,从触发器主触发器CP CP1互补时钟控制主、从触发器不能同时,0,1,F,主,打开,F,主,状态由,S,、,R,决定,接收信号并暂存。,F,从,封锁,F,从,状态保持不变。,CP,=1,时,1,CP,CP,R,S,CI,F,从,Q,Q,Q,CI,F,主,S,R,2,),工作原理,-精品-,01F主打开F主状态由S、R决定,接收信号并暂存。F从封锁F,1,0,状态保持不变。,从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器。,F,从,打开,F,主,封锁,0,CP,0,1,0,1,0,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,S,R,CP,-精品-,10状态保持不变。从触发器的状态取决于主触发器,并保持主、从,3),主从,SR,触发器,特性表,-精品-,3) 主从SR触发器特性表-精品-,(只在,CP,从,1,变为,0,时有效),主从,SR,触发器真值表,功能与电平触发,SR,触发器完全相同 。,-精品-,(只在CP从1变为0时有效) 主从SR触发器真值表 功能,t,t,S,0,t,R,0,t,Q,m,0,t,Q,0,CP,0,1,2,3,4,5,6,例,1,:已知主从,RS,触发器的,CP,和,S,、,R,波形,试画出,Q,端的波形,设触发器的初态为,Q=0。,-精品-,tt S0t R0t Qm0t Q0 CP0123456例1,cp,t,t,R,0,t,S,0,t,Q,m,0,t,Q,0,t,Q,0,例,2,:已知主从,SR,触发器的,CP,和,S,、,R,波形,试画出,Q,端的波形,设触发器的初态为,Q=0。,-精品-,cptt R0t S0t Qm0t Q0t Q0例2:已知主,逻辑符号,CP,Q,J,K,Q,CI,1J,1K,反馈线,2.,主从,JK,触发器,1)电路结构,-精品-,逻辑符号 CPQJKQ CI1J1K反馈线2. 主从JK,(1),J,=1,K,=1,设触发器原态为“0”态,翻转为“1”态,分析,JK,触发器的逻辑功能,0,1,1,1,0,1,0,-精品-,(1)J=1, K=1 设触发器原态为“0”态翻转为“1”,CP,(1),J,=1,K,=1,1,0,设触发器原态为“1”态,为“?”状态,J,=1,K,=1,时,每来,一个时钟脉冲,状,态翻转一次,,即具,有计数功能。,(1),J,=1,K,=1,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,1,1,1,0,-精品-,CP(1)J=1,K=110设触发器原态为“1”态为“?”状,0,1,F,主,打开,F,主,状态由,S,、,R,决定,接收信号并暂存。,F,从,封锁,F,从,状态保持不变。,0,1,CP,CP,0,1,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,2,),工作原理,-精品-,01F主打开F主状态由S、R决定,接收信号并暂存。F从封,1,0,状态保持不变。,F,从,打开,F,主,封锁,0,CP,0,1,CP,0,1,0,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,从触发器的状态与主触发器状态一致。,-精品-,10状态保持不变。F从打开F主封锁0CP01CP0101RS,0,1,CP,0,1,0,(2),J,=0,,K,=1,设触发器原态为“1”态,翻转为“0”态,0,1,1,0,0,1,0,1,0,1,1,0,0,1,设触发器原态为“0”态,为“?”态,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,-精品-,01CP010(2)J=0,K=1 设触发器原态为“1”态翻,0,1,CP,0,1,0,(3),J,=1,,K,=0,设触发器原态为“0”态,翻转为“1”态,1,0,0,1,1,0,1,0,1,0,0,1,0,1,设触发器原态为“1”态,为“?”态,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,-精品-,01CP010(3)J=1,K=0 设触发器原态为“0”态翻,CP,0,1,0,(4),J,=0,,K,=0,设触发器原态为“0”态,保持原态,0,0,0,1,0,0,0,1,保持原态,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,保持原态,-精品-,CP010(4)J=0,K=0 设触发器原态为“0”态保持原,CP,CP,高电平时,F,主,状态由,S、R,决定,,F,从,状态不变。,CP,下降沿( )触发器翻转,(,F,从,状态与,F,主,状态一致)。,1,R,S,CI,F,从,Q,Q,Q,CI,F,主,J,K,结论:,-精品-,CPCP高电平时F主状态由S、R 决定,F从状态不变。C,Q,n,1,0,0,1,1,1,0,0,Q,n,0,1,Q,n,CP J,K,Q,n,Q,n+1,0 0,0 1,1 0,1 1,0 1,0 1,0 1,0 1,JK,触发器特性表,(保持功能),(,置“0”功能,),(,置“1”功能,),(,计数功能,),-精品-,Qn10 1 1 0,C,J,K,Q,例:,画出电平触发,JK,触发器输出波形,J,K,Q,n+1,0 0,Q,n,0 1 0,1 0 1,1 1,Q,n,JK,触发器真值表,-精品-,CJKQ例:画出电平触发JK 触发器输出波形J,二、动作特点:,1.,主从触发器分两步工作:,第一步,,CP=1,期间,主触发器的输出状态由输入信号的状态确定,从触发器的输出状态保持不变。,第二步,当,CP,从,1,变为,0,时,从触发器的输出状态由主触发器当时的状态决定。,2.,在,CP,=1,的全部时间里,输入信号的变化,都将对,主触发器,起控制作用。,触发方式:脉冲触发方式(延迟触发方,式,),-精品-,二、动作特点:1.主从触发器分两步工作:触发方式:脉冲触发方,1.,主从,JK,触发器在,CP,1,期间,主触发器只有可能翻转一次。,2.,只有在,CP,1,的全部时间里,输入状态始终未变,的条件下,才可用,CP,下降沿,到达时的,输入状态,决定触发器的,次态,。,注意,-精品-,1. 主从JK触发器在CP1期间,主触发器只有可能,-精品-,-精品-,-精品-,-精品-,Q,Q,R,S,CP,J,1,K,1,J,2,K,2,&,&,J,K,J=J,1,J,2,K=K,1,K,2,具有多输入端的主从,JK,触发器,-精品-,QQRSCPJ1K1J2K2&JKJ=J1J2K=K1,集成主从,JK,触发器,低电平有效,低电平有效,CP,下降沿触发,-精品-,集成主从JK触发器低电平有效低电平有效CP下降沿触发-精品,5.5,边沿触发的触发器,一、利用,CMOS,传输门的边沿触发器,0,1,CLK,-精品-,5.5 边沿触发的触发器一、利用CMOS传输门的边沿触发器,CMOS,边沿触发器特性表,1,0,1,1,0,0,Q,n,CP D,Q,n,Q,n+1,0,0,1,1,0,1,0,1,D,触发器真值表,D,Q,n,+1,0,1,0,1,输出端的变化,仅取决于,CP,上升沿,到达前瞬间,D,的状态。,-精品-,CMOS边沿触发器特性表10,带异步置位、复位端的,CMOS,边沿触发器,边沿触发,逻辑符号,D,R,D,S,D,CP,Q,Q,CI,S,R,1D,-精品-,带异步置位、复位端的CMOS边沿触发器边沿触发逻辑符号DRD,例:,D,触发器工作波形图,C,D,Q,上升沿触发翻转,D,R,D,S,D,CP,Q,Q,CI,S,R,1D,-精品-,例:D 触发器工作波形图CDQ上升沿触发翻转DRDSDCPQ,*二. 维持阻塞触发器,1,.,维持阻塞结构的,RS,触发器,&,G2,&,G1,Q,Q,S,R,&,G3,&,G4,&,G6,&,G5,CP,S,R,-精品-,*二. 维持阻塞触发器1. 维持阻塞结构的RS 触发器&,&,G1,&,G3,&,G4,CP,Q,Q,&,G2,S,R,S,&,G5,R,&,G6,置,1,维持线,置,0,维持线,置,0,阻塞线,置,1,阻塞线,-精品-,&G1&G3&G4CPQQ&G2SRS&G5R&G6,2,.,维持阻塞结构的,D,触发器,(1),D,= 0,触发器状态不变,当,CP,= 0,时,当,CP,= 1,时,触发器置“0”,在,C,= 1,期间,,,触发器保持“0”不变,0,1,1,1,0,1,1,0,0,1,0,1,封锁,-精品-,2. 维持阻塞结构的D 触发器(1)D = 0触发器状态不,(1),D,= 1,触发器状态不变,当,CP,= 0,时,当,CP,= 1,时,触发器置“,1”,在,C,= 1,期间,,,触发器保持“,1”,不变,0,1,1,1,1,0,0,0,1,0,1,1,封锁,封锁,-精品-,(1)D = 1触发器状态不变当CP = 0 时当CP =,具有异步置位、复位端和多输入端的,维持阻塞,D,触发器,-精品-,具有异步置位、复位端和多输入端的维持阻塞D触发器-精品-,*三、利用传输延迟时间的边沿触发器,-精品-,*三、利用传输延迟时间的边沿触发器-精品-,触发器的,次态,仅仅取决于,CP,信号,上升沿,(或,下降沿,)到达时刻,输入信号的状态,。而在此之前和之后输入状态的变化对触发器的次态没有影响。,边沿触发器,的动作特点:,触发方式:边沿触发方式,-精品-,触发器的次态仅仅取决于CP信号上升沿(或下降沿)到达,集成边沿,D,触发器,注意,:,CC4013,的异步输入端,R,D,和,S,D,为高电平有效。,CP,上升沿触发,-精品-,集成边沿D触发器注意:CC4013的异步输入端RD和SD为高,5.6,触发器的逻辑功能及其描述方法,5.6.1,触发器按逻辑功能的分类,一、,RS,触发器,1.,定义:凡,在时钟信号作用下,逻辑功能符合右表的触发器即为,RS,触发器,。,RS,触发器特性表,如:电平触发,SR,触发器、脉冲触发,(,主从,)RS,触发器和维持阻塞,RS,触发器。,-精品-,5.6 触发器的逻辑功能及其描述方法5.6.1 触发器按,2.,特性方程,(又称为状态方程),由特性表得到,Q,n+1,的状态转换卡诺图。,RS,触发器的,Q,n+1,卡诺图,进一步可写出,Q,n+1,的表达式。,S,R,Q,n,Q,n+1,0,0,0,0,0,1,0,1,0,1,0,1,0,1,0,0,1,0,1,0,0,1,1,1,1,1,1,1,0,1,输入,输出,约束条件表示不允许将,R,、,S,同时取为,1,-精品-,2.特性方程(又称为状态方程)由特性表得到Qn+1的状态转换,3.,状态转换图,RS,触发器的状态转换图,两个圆圈表示状态,0,和,1,箭头表示状态转换的方向,在箭头旁边用文字或符号表示实现转换所必备的条件,-精品-,3.状态转换图 RS触发器的状态转换图 两个圆圈表示状态0,二、,JK,触发器,1.,JK,触发器特性表,2.,JK,触发器状态表,如:主从,JK,触发器和边沿,JK,触发器。,-精品-,二、JK触发器 1. JK 触发器特性表 2. JK 触,3.,特性方程,4.,状态转换图,JK,触发器的状态转换图,-精品-,3. 特性方程4. 状态转换图 JK触发器的状态转换图 -,具有保持和翻转功能。,1.,特性表,三、,T,触发器,2.,功能表,-精品-,具有保持和翻转功能。 1. 特性表 三、 T触发器2.功能表,3.,特性方程,4.,状态转换图,令,JK,触发器的,J,K,T,,就可实现,T,触发器。,JK,触发器接成,T,触发器,-精品-,3. 特性方程4. 状态转换图 令JK触发器的JKT,就,5.,T,触发器,(,1,),T,触发器的功能,把,T,=1,时的,T,触发器称为计数型触发器,又叫做,T,触发器。,每来一个,CP,脉冲,,T,触发器就翻转一次,显然能实现计数功能。,T,触发器的特性表,特性方程为,1,-精品-,5. T触发器 (1)T触发器的功能 T触,1.,特性表,D,Q,n,Q,n+1,0,0,0,0,1,0,1,0,1,1,1,1,2.,特性方程,Q,n+1,=,D,3.,状态转换图,四、,D,触发器,-精品-,1.特性表 DQnQn+10000101011112,5.6.2,触发器的电路结构和逻辑功能、触发方式的关系,触发器的逻辑功能和电路结构形式是两个不同的概念。,逻辑功能:是指触发器的次态和现态及输入信号之间在稳态下的逻辑关系,可用特性表、特性方程或状态转换图给出。,按,逻辑功能,不同分为,RS,、,D,、,JK,、,T,和,T,触发器等。,按,电路结构,/,触发方式,不同分为,SR,触发器、主从触发器和边沿触发器等。,-精品-,5.6.2 触发器的电路结构和逻辑功能、触发方式的关系,同一种功能的触发器,可以用不同的电路结构形式来实现;反过来,同一种电路结构形式,可以构成具有不同功能的各种类型触发器。,-精品-,同一种功能的触发器,可以用不同的电路结构形式来,利用,CMOS,传输门的,JK,触发器,CC4027,-精品-,利用CMOS传输门的JK 触发器CC4027-精品-,JK,触发器转换为,RS,、,D,、,T,和,T,触发器,-精品-,JK触发器转换为RS、D、T和T触发器-精品-,绘制触发器的时序图要特别注意:,触发器中有,边沿触发器,和,非边沿触发器,之分。对于边沿触发器,如,TTL,维持,-,阻塞,D,触发器,和,CMOS,主从,JK,触发器,等,其次态仅仅取决于,CP,脉冲到达时刻的输入状态。对于非边沿触发器,如,TTL,主从触发器,,其次态与整个,CP=1,期间的输入状态有关,存在,“,一次变化,”,现象。此时,绘制时序图的要领归纳如下:,-精品-,绘制触发器的时序图要特别注意:-精品-,在触发器的动作沿,如果仅根据当时输入状态值,次态应保持,0,状态时,则在,CP=1,期间有,J,信号中的正向脉冲干扰(置,1,)会引起错误,而,K,信号中出现的干扰则无妨;,如果次态应保持,1,状态,则,CP=1,期间,K,中的正向脉冲干扰(置,0,)会引起错误,而,J,信号中的正向脉冲干扰则无妨。,-精品-,在触发器的动作沿,如果仅根据当时输入状态值,次态应保持0状态,
点击显示更多内容>>

最新DOC

最新PPT

最新RAR

收藏 下载该资源
网站客服QQ:3392350380
装配图网版权所有
苏ICP备12009002号-6